Diferencia entre revisiones de «Debug Module (DBG)(128k)- MC9S08QE128»

De Wikitronica
Saltar a: navegación, buscar
Línea 12: Línea 12:
 
==Conceptos==
 
==Conceptos==
 
<p align="justify">
 
<p align="justify">
La palabra Debug en el área de programación se refiere a la identificación, eliminación y corrección de fallos o errores en el programa.(2*).
+
La palabra <u> Debug </u> en el área de programación se refiere a la identificación, eliminación y corrección de fallos o errores en el programa.(2*).
 
</p>
 
</p>
 
<p align="justify">
 
<p align="justify">
Por tanto al referirse a un Bug dentro del programa, se habla de errores menores o graves que afectan al sistema y la programación y afecta su efectividad y calidad.
+
Por tanto al referirse a un <u>Bug</u> dentro del programa, se habla de errores menores o graves que afectan al sistema y la programación y afecta su efectividad y calidad.
 
</p>
 
</p>
 
+
<br>
 
==Características generales==
 
==Características generales==
 
<p align="justify">
 
<p align="justify">
Línea 23: Línea 23:
 
</p>
 
</p>
 
<P>
 
<P>
 
+
<br>
 
{| border="1" cellpadding="2"
 
{| border="1" cellpadding="2"
 
|+ Tabla de Características Generales del DBG
 
|+ Tabla de Características Generales del DBG
Línea 48: Línea 48:
 
* <nowiki> Dentro del rango de direcciones: A ≤ Dirección ≤ B </nowiki>  
 
* <nowiki> Dentro del rango de direcciones: A ≤ Dirección ≤ B </nowiki>  
 
* <nowiki> Fuera del rango de direcciones: Dirección < Α or(lógico) Dirección > B </nowiki>
 
* <nowiki> Fuera del rango de direcciones: Dirección < Α or(lógico) Dirección > B </nowiki>
|- align="center"  
+
|- align="left"  
 
! 3
 
! 3
| Mercado automotriz || CAN
+
| Organización de la data según FIFO (first in, first out)para almacenamiento de la información del cambio de flujo de data y/o eventos ||
|- align="center"
+
* <nowiki> Dirección de origen de saltos condicionales tomados </nowiki>
 +
* <nowiki> Cáculo de dirección destino para instrucciones de salto indirecto tipo JMP y JSR </nowiki>
 +
* <nowiki> Cálculo de dirección destino para interrupciones, instrucciones tipo RTI, RTC y RTS  </nowiki>
 +
|- align="left"
 
! 4
 
! 4
 
| [[USB]] || 48KB  
 
| [[USB]] || 48KB  
|- align="center"
+
|- align="left"
 
! 5
 
! 5
 
| algo aki|| 8KB-16KB
 
| algo aki|| 8KB-16KB

Revisión del 16:07 15 nov 2012

Módulo de Debug (DBG):

El Módulo de Depuración o ‘Debug Module’ DBG forma parte del desarrollo de sistemas de apoyo del microcontrolador. Si bien el control de depuración de respaldo ‘Background Debug Controller’ (BDC) es la interfaz de depuración primaria del MC9S08QE128, el módulo en circuito DBG opera de manera análoga a éste: es no intrusivo, permite el acceso a los datos de la memoria y mantiene las características tradicionales de depuración como modificar el registro de la CPU, puntos de interrupción, y traza de una sola instrucción.

El módulo DBG, proporciona una interfaz para activar y capturar de forma selectiva, la información del bus. De este modo, implementando un sistema externo se puede reconstruir lo que ocurre en la MCU ciclo a ciclo, sin necesidad de acceder externamente a las direcciones ni datos.

Conceptos

La palabra Debug en el área de programación se refiere a la identificación, eliminación y corrección de fallos o errores en el programa.(2*).

Por tanto al referirse a un Bug dentro del programa, se habla de errores menores o graves que afectan al sistema y la programación y afecta su efectividad y calidad.


Características generales

El DBG emplea un chip para la emulación en circuito (ICE) con las siguientes características:


Tabla de Características Generales del DBG
Característica principal Descripción
1 Tres comparadores A,B y C con la posibilidad de señalar direcciones en hasta 128 Kbytes de espacio de memoria
  • Modo Dual: A y B son usados para comparar direcciones
  • Modo Total: A compara direcciones y B compara datos
  • Modo de Captura de Lazo1 (Loop1): C se utiliza para realizar el seguimiento del evento COF más reciente capturado en FIFO
  • A, B y C pueden ser usados como activadores (triggers) o puntos de parada
  • C puede ser empleado como un normal punto de parada desde hardware
2 Nueve modos de disparo o activación (triggers)
  • A
  • A or B
  • A and B (en Modo Total)
  • A entonces B
  • A y not B (en Modo Total)
  • B único evento (guardar datos)
  • A luego B único evento (guardar datos)
  • Dentro del rango de direcciones: A ≤ Dirección ≤ B
  • Fuera del rango de direcciones: Dirección < Α or(lógico) Dirección > B
3 Organización de la data según FIFO (first in, first out)para almacenamiento de la información del cambio de flujo de data y/o eventos
  • Dirección de origen de saltos condicionales tomados
  • Cáculo de dirección destino para instrucciones de salto indirecto tipo JMP y JSR
  • Cálculo de dirección destino para interrupciones, instrucciones tipo RTI, RTC y RTS
4 USB 48KB
5 algo aki 8KB-16KB


3.3. algo mas

  • ...

...

Ventajas del DBG

¿Por qué usar el DBG?

¡Fácil! para poder programar el seguimiento e identificación de errores de mi sistema en tiempo real. También permite conocer el estado de los resgistros y datos, los cuales soporta hasta 128KBytes en espacio de memoria.

El Módulo de Debug opera de modo no intrusivo un solo pin, no compromete grandes gastos de potencia ni recursos de hardware. Además ofrece múltiples posibilidades de aplicación de 'BREAK POINTS' (puntos de parada o de prueba): por Posición de PC, por Condicionales (A=B, A>B,A<B, entre otros.), lo cual permitirá la identificación de errores en las áreas del sistema de programa deseadas. </p> En conjunto con el BDM

Registros

En construcción...