Diferencia entre revisiones de «Artículos EC2783 Abr-Jul 2016»

De Wikitronica
Saltar a: navegación, buscar
Línea 1: Línea 1:
==Información importante:==
+
=== IIC ===
Al realizar las ediciones de sus artículos revisen que hayan iniciado sesión (Login) en la Wiki con su nombre de usuario. De lo contrario la edición aparecerá bajo el número de IP que utilizaron en ese momento y me será imposible evaluar esa contribución.
+
  
==Reglas para la evaluación:==
+
== Protocolo IIC ==
  
* Cada estudiante debe hacer un artículo principal y mínimo 5 revisiones sustanciales a artículos de sus compañeros, agregando información o modificando información confusa o equivocada. Por ejemplo, no es válido hacer sólo una revisión de ortografía.
 
* Los estudiantes podrán editar sus artículos hasta el viernes de semana 9.
 
* El periodo de revisión de los artículos por parte de los estudiantes es desde el sábado de semana 9 hasta el viernes de semana 11.
 
* En semana 12 el profesor revisará la contribución de cada estudiante y asignará la nota final.
 
* Todas las páginas son sujetas a revisión y a modificación, esa es la idea de una Wiki. Incluso la página principal y las páginas creadas por el profesor o los ayudantes pueden ser editadas por lo estudiantes para agregar mejoras. En páginas importantes se recomienda primero crear una discusión para indicar lo que se quiere cambiar.
 
  
== Sobre los artículos ==
+
El Protocolo Inter-Integrated Circuit (IIC), se compone de 4 partes principales, las cuales componen el envío de un mensaje, descritos a continuación:
  
Los artículos válidos deben contribuir con información útil para futuros estudiantes de la materia de Arquitectura del Computador y de Laboratorio de Proyectos, en particular todos aquellos detalles de configuración de los microcontroladores que son muy difíciles de entender solo usando los manuales. Se espera un especial énfasis en bugs de las tarjetas de desarrollo o detalles no especificados en los manuales. No se aconseja copiar información que se puede conseguir fácilmente en libros o en Wikipedia, aunque si se permiten pequeños resúmenes con sus correspondientes referencias. No copiar códigos específicos (por ejemplo tareas de otros trimestres) sino códigos generales de configuración. Para ideas sobre artículos revisar el.
+
Señal de inicio (START Signal): Inicialmente, los buses SCL y SDA se encuentran lógicamente encendidos (en caso de estar disponibles para ser utilizados), por lo cual la señal de inicio, consiste en una bajada del flanco de SDA, mientras SCL se mantiene encendido por parte del maestro. Puede ocurrir un caso en el que se da por repetida una señal de inicio, aun sin finalizado una comunicación previa; esto indica el envío de datos bien sea con otro dispositivo esclavo, o en un modo diferente (lectura/escritura).
  
== Lista de Artículos ==
+
Transmisión de la “llave” de esclavo: Este paso consiste en la transmisión de una dirección de 8-bit, los cuales son diferenciados por los primeros 7 bits consecutivos, que representan la “llave” que establece con cuál dispositivo esclavo se desea establecer una comunicación. Cada esclavo mantiene una clave que debe intersectar (lógico AND) con la llave enviada, y solo aquel que coincida con la clave enviada se dispondrá a “escuchar” el mensaje que será enviado a continuación. Con respecto al último bit, éste se refiere a una solicitud de tipo Lectura/Escritura. Para el bit en 1, se desea iniciar una transferencia de lectura del maestro, mientras que para el bit en 0 se desea establecer una comunicación de escritura maestro-esclavo.  
Esta página será borrada al final del curso. Cada artículo debe estar debidamente clasificado en una o varias categorías. Cada artículo debe pasar por la revisión de los demás estudiantes y del profesor.
+
  
== IIC ==
+
Transferencia de datos: Una vez recibida la clave por parte del esclavo correspondiente, con su respectiva dirección de transferencia de datos, se procede a ejecutar en envío de los bytes de información uno a uno, en el cual cada bit representa un clock del reloj, iniciando por el bit as representativo (MSB) y finalizando por el bit menos representativo (LSB). Por último, en el noveno flanco del clock se envía un bit de reconocimiento o de no reconocimiento; en este último caso la transmisión de data no es exitosa y se procede a abortar o a retransmitir según sea el caso.
  
 +
Señal de STOP: Cuando la transmisión de datos ha finalizado, ambos buses SDA Y SCL vuelven a su estado lógico inicial en 1 y tanto maestro como esclavo dan por finalizada la comunicación.
  
 +
FALTA....
 
== Acelerometro  ==
 
== Acelerometro  ==
  

Revisión del 21:55 21 jun 2016

IIC

Protocolo IIC

El Protocolo Inter-Integrated Circuit (IIC), se compone de 4 partes principales, las cuales componen el envío de un mensaje, descritos a continuación:

Señal de inicio (START Signal): Inicialmente, los buses SCL y SDA se encuentran lógicamente encendidos (en caso de estar disponibles para ser utilizados), por lo cual la señal de inicio, consiste en una bajada del flanco de SDA, mientras SCL se mantiene encendido por parte del maestro. Puede ocurrir un caso en el que se da por repetida una señal de inicio, aun sin finalizado una comunicación previa; esto indica el envío de datos bien sea con otro dispositivo esclavo, o en un modo diferente (lectura/escritura).

Transmisión de la “llave” de esclavo: Este paso consiste en la transmisión de una dirección de 8-bit, los cuales son diferenciados por los primeros 7 bits consecutivos, que representan la “llave” que establece con cuál dispositivo esclavo se desea establecer una comunicación. Cada esclavo mantiene una clave que debe intersectar (lógico AND) con la llave enviada, y solo aquel que coincida con la clave enviada se dispondrá a “escuchar” el mensaje que será enviado a continuación. Con respecto al último bit, éste se refiere a una solicitud de tipo Lectura/Escritura. Para el bit en 1, se desea iniciar una transferencia de lectura del maestro, mientras que para el bit en 0 se desea establecer una comunicación de escritura maestro-esclavo.

Transferencia de datos: Una vez recibida la clave por parte del esclavo correspondiente, con su respectiva dirección de transferencia de datos, se procede a ejecutar en envío de los bytes de información uno a uno, en el cual cada bit representa un clock del reloj, iniciando por el bit as representativo (MSB) y finalizando por el bit menos representativo (LSB). Por último, en el noveno flanco del clock se envía un bit de reconocimiento o de no reconocimiento; en este último caso la transmisión de data no es exitosa y se procede a abortar o a retransmitir según sea el caso.

Señal de STOP: Cuando la transmisión de datos ha finalizado, ambos buses SDA Y SCL vuelven a su estado lógico inicial en 1 y tanto maestro como esclavo dan por finalizada la comunicación.

FALTA....

Acelerometro

Articulo de ejemplo DEMOQE128

Formato: Estudiante : Artículo aprobado