Diferencia entre revisiones de «Camino de Datos para instrucciones de formato J»
(Página creada con «<p align="justify"> Las instrucciones de '''salto incondicional''' (J-Instructions) como su nombre lo indica, se trata de instrucciones de saltos entre secciones del códig...») |
|||
Línea 12: | Línea 12: | ||
'''En la arquitectura MIPS de un solo ciclo estas instrucciones son ejecutadas como se muestra a continuación:''' | '''En la arquitectura MIPS de un solo ciclo estas instrucciones son ejecutadas como se muestra a continuación:''' | ||
− | <p align="justify"> Al ser recibida la señal de salto incondicional en el | + | <p align="justify"> Al ser recibida la señal de salto incondicional en el módulo NEXTPC (J=1) automaticamente se selecciona la segunda entrada del demultiplexor 2a1 que posee |
la CONCATENACIÓN de los cuatro (4) bist más significativos del PC actual y los veinti seis (26) bits de la dirección inmediata del destino de la función, este dato | la CONCATENACIÓN de los cuatro (4) bist más significativos del PC actual y los veinti seis (26) bits de la dirección inmediata del destino de la función, este dato | ||
de treinta (30) bits es conocido como el '''Jump Target Address''' que posteriormente será utilizado como PC. Adicionalmente se coloca en uno (1) al resgistro PCSrc. | de treinta (30) bits es conocido como el '''Jump Target Address''' que posteriormente será utilizado como PC. Adicionalmente se coloca en uno (1) al resgistro PCSrc. | ||
Línea 27: | Línea 27: | ||
'''En la instruccion J:''' | '''En la instruccion J:''' | ||
− | - No se escribe ni lee en ninguna | + | - No se escribe ni lee en ninguna dirección de memoria |
- No se modifican registros. | - No se modifican registros. | ||
- Es indiferente el valor de los registros RegDst, ExtOp, ALUSrc, ALUCtrl, and MemtoReg | - Es indiferente el valor de los registros RegDst, ExtOp, ALUSrc, ALUCtrl, and MemtoReg |
Revisión del 10:24 5 may 2013
Las instrucciones de salto incondicional (J-Instructions) como su nombre lo indica, se trata de instrucciones de saltos entre secciones del código mediante el uso de etiquetas, generalmente se utilizan para realizar tareas especificas dentro del programa ( simulando funciones como en otros lenguajes de programación). En el lenguaje Assembly de MIPS se pueden observar dos instrucciones de formato J:
- j X : Realiza un salto incondicional a la dirección o etiqueta X.
- jal X : Guarda la dirección de PC en un registro y realiza un salto a la dirección o etiqueta X.
En la arquitectura MIPS de un solo ciclo estas instrucciones son ejecutadas como se muestra a continuación:
Al ser recibida la señal de salto incondicional en el módulo NEXTPC (J=1) automaticamente se selecciona la segunda entrada del demultiplexor 2a1 que posee la CONCATENACIÓN de los cuatro (4) bist más significativos del PC actual y los veinti seis (26) bits de la dirección inmediata del destino de la función, este dato de treinta (30) bits es conocido como el Jump Target Address que posteriormente será utilizado como PC. Adicionalmente se coloca en uno (1) al resgistro PCSrc.
Al estar el registro PCSrc en activo (PCSrc =1) se utiliza la segunda entrada del multiplexor 2a1 que hace pasar el Jump Target Address al registrp PC, de otra manera el proximo PC será PC+4.
En la instruccion J:
- No se escribe ni lee en ninguna dirección de memoria - No se modifican registros. - Es indiferente el valor de los registros RegDst, ExtOp, ALUSrc, ALUCtrl, and MemtoReg